The following text field will produce suggestions that follow it as you type.

Barnes and Noble

Loading Inventory...
Stromsparender Ansatz f�r die Implementierung der Huffman-Kodierung

Stromsparender Ansatz f�r die Implementierung der Huffman-Kodierung in Chattanooga, TN

Current price: $51.00
Get it in StoreVisit retailer's website
Stromsparender Ansatz f�r die Implementierung der Huffman-Kodierung

Barnes and Noble

Stromsparender Ansatz f�r die Implementierung der Huffman-Kodierung in Chattanooga, TN

Current price: $51.00
Loading Inventory...

Size: OS

In diesem Beitrag wird die Implementierung eines taktgesteuerten Huffman-Encoders und -Decoders vorgestellt. Der Huffman-Schaltkreis wurde mit Gated Clock entwickelt, um die Verlustleistung zu optimieren, ohne die Leistung zu beeinträchtigen. Dieses Papier zielt auf die Implementierung, die Analyse und den Vergleich der verschiedenen Ressourceneffizienz unter Verwendung von Clock-Gating-Techniken für das Huffman-Design in einer 130-nm-Bibliothek ab. Die in dieser Arbeit verwendete Technologie ist eine Gated-Clock-Schaltung, die verschiedene Arten von Clock Gating verwendet, um die beste Leistung für das Huffman-Design zu erzielen. Gated Clock wird zur Steuerung der Encoder- und Decoder-Schaltung verwendet. Die Ergebnisse des Designs zeigen, dass die AND-basierte Taktgattertechnik besser ist als die Latch-basierte Taktgattertechnik. Sie reduziert den Stromverbrauch und die Fläche mehr als die Latch-basierte Taktsteuerung. Der vorgeschlagene Huffman-Entwurf wird mit Hilfe von ASIC-Entwurfsmethoden und einer 130-nm-Technologiebibliothek implementiert. Die Architektur des Huffman-Designs wurde mit Verilog HDL-Sprache und Quartus II 11.1 Web Edition (32-Bit) erstellt. Die Simulation wird mit ModelSim-Altera10.0c (QuartusII 11.1) Starter Edition durchgeführt.
In diesem Beitrag wird die Implementierung eines taktgesteuerten Huffman-Encoders und -Decoders vorgestellt. Der Huffman-Schaltkreis wurde mit Gated Clock entwickelt, um die Verlustleistung zu optimieren, ohne die Leistung zu beeinträchtigen. Dieses Papier zielt auf die Implementierung, die Analyse und den Vergleich der verschiedenen Ressourceneffizienz unter Verwendung von Clock-Gating-Techniken für das Huffman-Design in einer 130-nm-Bibliothek ab. Die in dieser Arbeit verwendete Technologie ist eine Gated-Clock-Schaltung, die verschiedene Arten von Clock Gating verwendet, um die beste Leistung für das Huffman-Design zu erzielen. Gated Clock wird zur Steuerung der Encoder- und Decoder-Schaltung verwendet. Die Ergebnisse des Designs zeigen, dass die AND-basierte Taktgattertechnik besser ist als die Latch-basierte Taktgattertechnik. Sie reduziert den Stromverbrauch und die Fläche mehr als die Latch-basierte Taktsteuerung. Der vorgeschlagene Huffman-Entwurf wird mit Hilfe von ASIC-Entwurfsmethoden und einer 130-nm-Technologiebibliothek implementiert. Die Architektur des Huffman-Designs wurde mit Verilog HDL-Sprache und Quartus II 11.1 Web Edition (32-Bit) erstellt. Die Simulation wird mit ModelSim-Altera10.0c (QuartusII 11.1) Starter Edition durchgeführt.

More About Barnes and Noble at Hamilton Place

Barnes & Noble is the world’s largest retail bookseller and a leading retailer of content, digital media and educational products. Our Nook Digital business offers a lineup of NOOK® tablets and e-Readers and an expansive collection of digital reading content through the NOOK Store®. Barnes & Noble’s mission is to operate the best omni-channel specialty retail business in America, helping both our customers and booksellers reach their aspirations, while being a credit to the communities we serve.

2100 Hamilton Pl Blvd, Chattanooga, TN 37421, United States

Find Barnes and Noble at Hamilton Place in Chattanooga, TN

Visit Barnes and Noble at Hamilton Place in Chattanooga, TN
Powered by Adeptmind