Home
Niedrigstromeffizientes Addiererdesign f�r VLSI
Barnes and Noble
Loading Inventory...
Niedrigstromeffizientes Addiererdesign f�r VLSI in Chattanooga, TN
Current price: $58.00

Barnes and Noble
Niedrigstromeffizientes Addiererdesign f�r VLSI in Chattanooga, TN
Current price: $58.00
Loading Inventory...
Size: OS
In diesem Buch wird ein energieeffizienter Näherungsaddierer vorgeschlagen, der eine stromsparende und leistungsstarke Addition ohne gravierende Qualitätseinbußen ermöglicht. Der vorgeschlagene Addierer führt eine flächeneffiziente Näherungslogik ein, die zum Addieren der niederwertigsten Bits des Addierers verwendet wird. Die Effektivität des Addierers wird im Vergleich zu den bekannten exakten und approximativen Addierern analysiert, indem er in Tanner und MATLABT implementiert wird Die größte Herausforderung in der modernen VLSI-Technologie ist die Energieeffizienz aufgrund der erhöhten Funktionalität auf einem einzigen Chip. Die Energieeffizienz kann durch die ungenaue Gestaltung von Schaltkreisen für einen bestimmten Bereich von Anwendungen, die als fehlertolerante Anwendungen bekannt sind, erreicht werden. In diesem Beitrag wird eine energieeffiziente Addierer-Architektur vorgeschlagen, die sowohl bei der Leistung als auch bei der Geschwindigkeit eine enorme Verbesserung erzielt.Die Wirksamkeit des vorgeschlagenen Addierers wird durch die Implementierung der vorgeschlagenen und der bestehenden Addiererarchitektur in MATLAB zur Bewertung der Fehlermetriken und in Tanner zur Bewertung der Designmetriken bewertet. Die Simulationsergebnisse zeigen, dass der vorgeschlagene Addierer bei geringem Genauigkeitsverlust gleichzeitig Leistung, Fläche und Verzögerung erheblich reduziert.
In diesem Buch wird ein energieeffizienter Näherungsaddierer vorgeschlagen, der eine stromsparende und leistungsstarke Addition ohne gravierende Qualitätseinbußen ermöglicht. Der vorgeschlagene Addierer führt eine flächeneffiziente Näherungslogik ein, die zum Addieren der niederwertigsten Bits des Addierers verwendet wird. Die Effektivität des Addierers wird im Vergleich zu den bekannten exakten und approximativen Addierern analysiert, indem er in Tanner und MATLABT implementiert wird Die größte Herausforderung in der modernen VLSI-Technologie ist die Energieeffizienz aufgrund der erhöhten Funktionalität auf einem einzigen Chip. Die Energieeffizienz kann durch die ungenaue Gestaltung von Schaltkreisen für einen bestimmten Bereich von Anwendungen, die als fehlertolerante Anwendungen bekannt sind, erreicht werden. In diesem Beitrag wird eine energieeffiziente Addierer-Architektur vorgeschlagen, die sowohl bei der Leistung als auch bei der Geschwindigkeit eine enorme Verbesserung erzielt.Die Wirksamkeit des vorgeschlagenen Addierers wird durch die Implementierung der vorgeschlagenen und der bestehenden Addiererarchitektur in MATLAB zur Bewertung der Fehlermetriken und in Tanner zur Bewertung der Designmetriken bewertet. Die Simulationsergebnisse zeigen, dass der vorgeschlagene Addierer bei geringem Genauigkeitsverlust gleichzeitig Leistung, Fläche und Verzögerung erheblich reduziert.

















